
Dr. Jorge Rivera Domínguez
Datos personales
Nombre: |
Jorge Rivera Domínguez |
Página personal: |
Enlace |
Escolaridad: |
Doctorado en Ciencias de Ingeniería Eléctrica (2005) Centro de Investigación y de Estudios Avanzados del IPN, México |
Posición y categoría actual: |
Investigador Cátedras Conacyt comisionado en Cinvestav GDL |
Nivel SNI: |
I |
Líneas de investigación |
Optimización de algoritmos para VLSI. Diseño y aplicación de algoritmos con técnicas de computación estocástica. Diseño de circuitos integrados para el control de motores eléctricos. |
E-mail: |
[email protected] |
Publicados en extenso en revistas de prestigio internacional con arbitraje estricto
- Cuauhtémoc Acosta Lúa, Stefano Di Genaro, Antonio Navarrrete Guzman, Susana Ortega Cisneros and Jorge Rivera Domínguez. Digital Implementation via FPGA of Controllers for Active Control of Ground Vehicles. IEEE TRANSACTIONS ON INDUSTRIAL INFORMATICS 15(2253): 2019.
- Jorge Rivera Domínguez, Susana Ortega Cisneros and Florentino Chavira. Sliding Mode Output Regulation for a Boost Power Converter. Energies 12(879): 1-17: 2019.
- Juan Antonio Rentería Cedano, Jorge Rivera, F. Sandoval-Ibarra, S. Ortega-Cisneros and José Raúl Loo Yau. Design Based on a FPGA for a Configurable Neural Network Trained by Means of an EKF. Electronics, Ed. MDPI 8: 1-19: 2019.
- Marco Meza Aguilar, A. G. Loukianov and Jorge Rivera. Sliding mode identification and control for a class of nonlinear systems. Int. J. Robust Nonlinear Control. Special issue UTKIN 80 - SLIDING MODE CONTROL AND OBSERVATION 29(3): 766-778: 2019.
- Miguel Rivera Acosta, S. Ortega-Cisneros and Jorge Rivera Domínguez. Automatic Tool for Fast Generation of Custom Convolutional Neural Networks Accelerators for FPGA. Electronics 8(641): 1-17: 2019.
- J. Rivera, I. Duenas, S. Ortega, and J. L. Del Valle. Field-programmable analogue arrays for the sensorless control of dc motors. International Journal of Electronics, 105(2):191–210, 2018.
Publicados en extenso en memorias de congresos internacionales, con arbitraje
- IEEE Central America and Panama Student Conference (CONESCAPAN), 2019-11-20 - 2019-11-22 Guatemala:
- O. Daniel Suárez Cervantes, Javier Espinoza Jurado, Juan J. Raygoza Panduro, Edwin C. Becerra Alvarez, Jaime D. Rios Arrañaga and Jorge Rivera. 32-bit Microcontroller-Based Hardware-in-the-Loop Simulation for Controllers of Air-to-Fuel Ratio in Spark-Ignition Engines. p. 1-6.
- ROPEC 2018 IEEE International Autumn Meeting on Power, Electronics and Computing 2018-11-14 - 2018-11-16 Ixtapa, Guerrero, México:
- L. A. Luna Rodríguez, S. Ortega-Cisneros, E. Mascorro Guardado, Jorge Rivera and Ramón Parra Michel. Implementation methodology for Self-Timed modulators with dual-rail structures based on FPGA. p. 1-6.
Publicados en extenso en memorias de congresos locales, con arbitraje
- 3er. Coloquio en Electrónica Analógica y Digital (COLEAD 2019) 2019-11-13 - 2019-11-14 Zapopan, Jalisco:
- Carlos López Magaña, Jorge Rivera y Susana Ortega. Implementación de Series de Maclaurin conTécnicas de Computación Estocástica. p. 1-4.
- E.O. Lara Alemán, F. Sandoval-Ibarra, S. Ortega-Cisneros, Jorge Rivera y J. R. Loo-Yau. Factibilidad de la tarjeta TAdsp28335 como controlador en un sistema orientado a la cancelación de ruido acústico. p. 1-4.
- F. Sandoval-Ibarra, S. Ortega-Cisneros y Jorge Rivera. Modulación de señales usando aproximación Síntesis en tecnologías de silicio. p. 1-4.
- G.A Pinedo Díaz, M. Ramirez Carrillo, L.A Luna Rodríguez, S. Ortega-Cisneros y J. Rivera. Diseño e implementación de arquitectura MIPS asíncrona con protocolo de cuatro fases doble riel. p. 1-4.
- Héctor Emmanuel Muñoz Zapata , Jorge Rivera Domínguez, F. Sandoval-Ibarra y Susana Ortega-Cisneros. Retemporización en Sistemas Digitales VLSI. p. 1-4.
Divulgación Científica
Libros de divulgación publicados por una casa editorial reconocida
- S. Ortega-Cisneros, Jorge Rivera , Federico Sandoval Ibarra y J. R. Loo-Yau. Contribuciones en Electrónica Analógica y Digital. Cinvestav-Guadalajara : 99: 2018. ISBN 978-607-9023-55-3.
Premios y distinciones
- Por la contribución sobresaliente en revisión de artículos hecha para la revista Journal of the Franklin Institute (factor de impacto 2018: 3.653), he recibido 2 reconocimientos (2018, 2015).
- Por parte de el portal publons.com, he recibido el premio Publons de revisión por pares 2017, por ser uno de los revisores dentro del 1 por ciento más alto.
- Reconocimiento por ser evaluador en el proceso de selección de los candidatos a cursar estudios de Posgrado en el marco de la convocatoria CONACYT-Secretaría de energía-Hidrocarburos 2015-2016, tercer período. México, D.F., 2016.
Participación en comisiones de evaluación, comités técnicos y comités editoriales de revistas.
- Desde abril 2018 he estado fungiendo como editor académico de la revista Mathematical Problems in Engineering (factor de impacto 2018: 1.179), en donde he sido responsable por el manejo editorial de 30 artículos.
- Soy miembro del Registro Conacyt de Evaluadores Acreditados (RCEA), en el Área VII.
- Participé como evaluador de proyectops de la convocatoria CONACYT-SEP CB-2009-01.
- Fui evaluador en el proceso de selección de los candidatos a cursar estudios de Posgrado en el marco de la convocatoria CONACYT-Secretaría de Energía-Hidrocarburos 2015-2016, tercer período.
- Realicé una evaluación dentro del marco de la convocatoria 2017 del Programa de Estímulos a la Innovación.
- Se realizaron varias evaluaciones de solicitudes del verano de la investigación científica (2017, 2018).
- Tengo registrado en el portal https://publons.com un total de 106 revisiones hechas, en donde sobresalen:
- 48 revisiones realizadas a la revista IEEE Transactions on Industrial Electronics (factor de impacto 2018: 7.503),
- 15 revisiones realizadas a la revista Journal of the Franklin Institute (factor de impacto 2018: 3.653),
- 6 revisiones realizadas a la revista IEEE Transactions on Industrial Informatics (factor de impacto 2018: 7.377),
- 5 revisiones realizadas a la revista IET Electric Power Applications (factor de impacto 2018: 3.051),
- 4 revisiones realizadas a la revista Transactions of the Institute of Measurement and Control (factor de impacto 2018: 1.956),
- 4 revisiones realizadas a la revista Measurement and Control (factor de impacto 2018: 1.229).
Estudiantes graduados: Maestría
- Diseño de arquitecturas sistólicas para la evaluación de polinomios. Héctor Alexis Reyes Mart´ınez, México, En Proceso.
- Aplicación de técnicas de computación estocástica al procesamiento digital de imágenes. Abraham Josue Delgado Nava, En Proceso.
- Diseño e implementación en FPGA de un controlador difuso para un motor de corriente directa. Diego Hernán Gaytán Rivas, 28/02/2020.
- Metodología para la implementación de moduladores Self-Timed con estructuras en doble riel basados en FPGA. Luis Adolfo Luna Rodríguez, 2/08/2018.
- Transacciones de datos para aceleración de hardware en dispositivos SoC usando el protocolo AXI4, Omar Adolfo Carrillo Castro, 28/02/2017.
- Diseño De Un Algoritmo De Control Para Un Convertidor Conmutado Boost, Ariatne Adriana Hernández L, 22/07/2016.
- Implementación En Circuitos Analógicos Reconfigurables De Un Algoritmo De Control, Iván Emmanuel Dueñas García, 20/07/2015.
Estudiantes graduados: Doctorado
- Diseño de Algoritmos Implementados con Técnicas de Computación Estocástica. Carlos López Magaña, En Proceso.
- Diseño de Algoritmos para Implementaciones en VLSI. Héctor Emmanuel Muñoz Zapata, México, En Proceso.
- Diseño y adaptación de una unidad de procesamiento de visión con aceleradores en hardware para algoritmos de percepción artificial. Miguel Angel Rivera Acosta, En Proceso.
- Metodología de diseño en FPGA de un algoritmo de control para motores AC. Iván Emmanuel Dueñas García, En Proceso.
Materia |
Periodo |
|
|
Tópicos Avanzados En Ingeniería Eléctrica III |
C-2/20 |
|
|
Señales y Sistemas Determinísticos |
C-3/19 |
|
|
Tópicos Avanzados En Ingeniería Eléctrica III |
C-2/18 |
|
|
Señales y Sistemas Determinísticos |
C-3/17 |
|
|
Procesamiento Digital de Señales II |
C-2/17 |
|
|
Señales y Sistemas Determinísticos |
C-3/16 |
|
|
Tópicos Avanzados En Ingeniería Eléctrica |
C-1/16 |
|
|
Arquitectura de Computadoras y Sistemas Operativos |
C-2/15 |
|
|
Centro de Investigación y de Estudios Avanzados del Instituto Politécnico Nacional
Av. del Bosque 1145, colonia el Bajío, CP 45019, Zapopan , Jalisco, México.
Tel: (33) 3777-3600 Fax: (33) 3777-3609